DLL과 PLL의 차이점

Anonim

DLL vs. PLL

전자 회로와 회로,이 두 가지는 상당히 놀랍지 만 실제로는 모호하고 혼란 스러울 수 있습니다. 따라서이 기사를 읽거나이 글을 읽으려면 출력 신호 루프 유형, DLL 및 PLL 사이의 해답을 찾아야합니다. 그렇다면이 기사를 클릭하면 오른쪽 버튼을 눌렀습니다.

우선 우리가 차별화 할 수 있도록 "DLL"과 "PLL"이 무엇인지 먼저 정의하십시오. 이 두 가지는 매우 혼란 스러울 수 있습니다. 전자 제품이나 회로를 처음 사용하는 사람이라면 현기증 나는 운전을 할 수 있습니다. 그러나 만약 당신이 정말로 그것을 모두 이해하는데 관심이 있다면, 당신은 그것에 매달릴 것입니다. "DLL"은 "지연 잠금 루프 (Delay-Locked Loop)"회로를 의미하고 "PLL"은 "위상 고정 루프 (Phase-Locked Loop)"회로를 의미합니다.

일반적으로 말하자면, DLL과 PLL은 칩을 사용하여 컴퓨터처럼 실행하는 모든 기술 장치 또는 시간이 지정된 회로 루프를 사용하는 모든 기술 장치의 집적 회로에 사용됩니다 그것은 효율적으로 기능하고 자동화됩니다. 이것은 시스템에서 들어오고 나가는 전압을 조절하는 데 매우 중요합니다.

DLL과 PLL을 더 깊이 파헤 치기 전에 DLL과 PLL이 무엇인지 더 잘 이해하기 위해 자신을 식별하고 익히는 데 매우 중요한 몇 가지 용어를 살펴 보겠습니다. 지터를 살펴 보겠습니다. 지터는 바람직하지 않은 전자 장치의 펄스 또는주기 신호입니다. 그것은 펄스의 주파수를 제공하는 신호를 공급하는 클럭 소스에서 유래합니다. 입력 / 출력에서 ​​I / O 신호, 지터, 클록 지연 및 루프는 임펄스의 일정성 및 흐름을 공급하기 때문에 배우고 고려해야 할 중요한 요소 중 일부입니다. "발진기"는 우리가 알아야 할 용어 중 하나입니다. 오실레이터는 반복 회로 또는 임펄스를 제공하는 회로입니다.

이제 "PLL"을 정의하겠습니다. "PLL은 논의 된 바와 같이 Phase-Locked Loop를 의미합니다. 이것은 입력 신호의 위상과 관련된 출력 신호를 제공하는 시스템 또는 제어 기법입니다. 입력 신호는 루프의 위상이 기준이되는 기준 신호입니다. PLL은 주파수를 제공하고 슬로우 클럭 버퍼를 기반으로 지연 요소를 포함하는 부정적인 피드백 동작입니다. 클럭 버퍼가 위상 또는 주파수에서 균등하게 일치하면 클록 버퍼의 장점은 기준 클럭과 부정적인 피드백 동작이 잘 일치한다는 것입니다.

논의 할 다음 루프는 DLL입니다. 많은 경우에 우리는 통신 장치에서 DLL을 만난다. 정확히 DLL이란 무엇입니까? "DLL"은 Delay-Locked Loop (지연 잠금 루프)의 약자입니다. PLL과 거의 유사하지만 가장 큰 차이점은 전압 제어 발진기가 존재하지 않고 지연 선이 존재한다는 점입니다.DLL의 이점은 지연 라인으로 자체 조절하기 때문에 IC 또는 집적 회로의 출력 타이밍을 향상시킬 수 있다는 것입니다. 주기적인 파형을 일관성있게 제공하며 매번 일정한 지연 또는 루프를 제공 할 수있는 용량을 갖기 때문에 완전히 디지털화되도록 프로그래밍하거나 설계 할 수 있습니다. DLL과 PLL은 교대로 사용될 수 있지만, PLL은 DLL 시스템 또는 회로 루프의 가장자리를 엔지니어가 자주 사용하고 더 많이 사용하도록하는 주파수 오류가 발생하기 쉽다. 앞에서 설명한 것처럼 발진기가 필요없는 요소는 DLL을 선호하게 만듭니다. 그럼에도 클록 지연을위한 DLL 및 PLL 기능은 여전히 ​​변하지 않으므로 회로 프로젝트에서 어느 것이 더 잘 작동하는지 고려하는 것이 중요합니다.

정말로 중요한 점은 전체 시스템이 주파수를 공급하는 완벽하거나 오류가없는 루프로 작동하도록 최적으로 작동하도록 적절히 설계되었는지 여부입니다. 요약:

DLL 및 PLL은 모두 집적 회로에 이용된다. PLL은 입력 신호의 위상과 관련된 출력 신호를 제공한다.

DLL은 PLL에 비해 지연 라인을 자체 조절할 수있는 용량 때문에 우수합니다.

DLL은 PLL보다 주파수 오류가 적기 때문에 엔지니어가 더 자주 사용합니다.